Administracja Centralna Uczelni - Wymiana międzynarodowa (S1)
Sylabus przedmiotu VHDL Based Digital Design:
Informacje podstawowe
Kierunek studiów | Wymiana międzynarodowa | ||
---|---|---|---|
Forma studiów | studia stacjonarne | Poziom | pierwszego stopnia |
Tytuł zawodowy absolwenta | |||
Obszary studiów | — | ||
Profil | |||
Moduł | — | ||
Przedmiot | VHDL Based Digital Design | ||
Specjalność | przedmiot wspólny | ||
Jednostka prowadząca | Katedra Architektury Komputerów i Telekomunikacji | ||
Nauczyciel odpowiedzialny | Mirosław Łazoryszczak <Miroslaw.Lazoryszczak@zut.edu.pl> | ||
Inni nauczyciele | |||
ECTS (planowane) | 3,0 | ECTS (formy) | 3,0 |
Forma zaliczenia | zaliczenie | Język | angielski |
Blok obieralny | — | Grupa obieralna | — |
Formy dydaktyczne
Wymagania wstępne
KOD | Wymaganie wstępne |
---|---|
W-1 | Boolean algebra fundamentals |
Cele przedmiotu
KOD | Cel modułu/przedmiotu |
---|---|
C-1 | Practical skills in VHLD modeling |
Treści programowe z podziałem na formy zajęć
KOD | Treść programowa | Godziny |
---|---|---|
laboratoria | ||
T-L-1 | Introduction to programable devices and software tools | 2 |
T-L-2 | Digital logic gates | 2 |
T-L-3 | Simplicfication of boolean functions | 2 |
T-L-4 | Combinatorial circuits design | 6 |
T-L-5 | Flip-flops | 2 |
T-L-6 | Sequential circuits design | 8 |
T-L-7 | Designing a fully functional digital system | 8 |
30 | ||
wykłady | ||
T-W-1 | Hardware design modeling. Introduction to VHDL | 2 |
T-W-2 | Base VHDL syntax. Simulation and synthesis. | 2 |
T-W-3 | Combinatorial logic | 4 |
T-W-4 | Sequential logic | 4 |
T-W-5 | Design at register transfer level | 2 |
T-W-6 | Exam | 1 |
15 |
Obciążenie pracą studenta - formy aktywności
KOD | Forma aktywności | Godziny |
---|---|---|
laboratoria | ||
A-L-1 | Attendance in classes | 30 |
A-L-2 | Reports preparation | 30 |
60 | ||
wykłady | ||
A-W-1 | Attendance in lectures | 14 |
A-W-2 | Self study | 15 |
A-W-3 | Exam | 1 |
30 |
Metody nauczania / narzędzia dydaktyczne
KOD | Metoda nauczania / narzędzie dydaktyczne |
---|---|
M-1 | Lecture with presentations |
M-2 | Self-performed laboratory tasks |
Sposoby oceny
KOD | Sposób oceny |
---|---|
S-1 | Ocena podsumowująca: Written exam |
S-2 | Ocena formująca: Reports evaluation |
Literatura podstawowa
- Mano M.M.R., Kime Ch.R., Martin T., Logic & Computer Design Fundamentals, 5th Edition, Pearson, 2016
- Mano M.M.R, Ciletti M.D., Digital Design: With an Introduction to the Verilog HDL, VHDL, and SystemVerilog, Pearson, 2018, 6