Zachodniopomorski Uniwersytet Technologiczny w Szczecinie

Administracja Centralna Uczelni - Wymiana międzynarodowa (S1)

Sylabus przedmiotu VHDL Based Digital Design:

Informacje podstawowe

Kierunek studiów Wymiana międzynarodowa
Forma studiów studia stacjonarne Poziom pierwszego stopnia
Tytuł zawodowy absolwenta
Obszary studiów
Profil
Moduł
Przedmiot VHDL Based Digital Design
Specjalność przedmiot wspólny
Jednostka prowadząca Katedra Architektury Komputerów i Telekomunikacji
Nauczyciel odpowiedzialny Mirosław Łazoryszczak <Miroslaw.Lazoryszczak@zut.edu.pl>
Inni nauczyciele
ECTS (planowane) 3,0 ECTS (formy) 3,0
Forma zaliczenia zaliczenie Język angielski
Blok obieralny Grupa obieralna

Formy dydaktyczne

Forma dydaktycznaKODSemestrGodzinyECTSWagaZaliczenie
laboratoriaL1 30 2,00,70zaliczenie
wykładyW1 15 1,00,30zaliczenie

Wymagania wstępne

KODWymaganie wstępne
W-1Boolean algebra fundamentals

Cele przedmiotu

KODCel modułu/przedmiotu
C-1Practical skills in VHLD modeling

Treści programowe z podziałem na formy zajęć

KODTreść programowaGodziny
laboratoria
T-L-1Introduction to programable devices and software tools2
T-L-2Digital logic gates2
T-L-3Simplicfication of boolean functions2
T-L-4Combinatorial circuits design6
T-L-5Flip-flops2
T-L-6Sequential circuits design8
T-L-7Designing a fully functional digital system8
30
wykłady
T-W-1Hardware design modeling. Introduction to VHDL2
T-W-2Base VHDL syntax. Simulation and synthesis.2
T-W-3Combinatorial logic4
T-W-4Sequential logic4
T-W-5Design at register transfer level2
T-W-6Exam1
15

Obciążenie pracą studenta - formy aktywności

KODForma aktywnościGodziny
laboratoria
A-L-1Attendance in classes30
A-L-2Reports preparation30
60
wykłady
A-W-1Attendance in lectures14
A-W-2Self study15
A-W-3Exam1
30

Metody nauczania / narzędzia dydaktyczne

KODMetoda nauczania / narzędzie dydaktyczne
M-1Lecture with presentations
M-2Self-performed laboratory tasks

Sposoby oceny

KODSposób oceny
S-1Ocena podsumowująca: Written exam
S-2Ocena formująca: Reports evaluation

Literatura podstawowa

  1. Mano M.M.R., Kime Ch.R., Martin T., Logic & Computer Design Fundamentals, 5th Edition, Pearson, 2016
  2. Mano M.M.R, Ciletti M.D., Digital Design: With an Introduction to the Verilog HDL, VHDL, and SystemVerilog, Pearson, 2018, 6

Treści programowe - laboratoria

KODTreść programowaGodziny
T-L-1Introduction to programable devices and software tools2
T-L-2Digital logic gates2
T-L-3Simplicfication of boolean functions2
T-L-4Combinatorial circuits design6
T-L-5Flip-flops2
T-L-6Sequential circuits design8
T-L-7Designing a fully functional digital system8
30

Treści programowe - wykłady

KODTreść programowaGodziny
T-W-1Hardware design modeling. Introduction to VHDL2
T-W-2Base VHDL syntax. Simulation and synthesis.2
T-W-3Combinatorial logic4
T-W-4Sequential logic4
T-W-5Design at register transfer level2
T-W-6Exam1
15

Formy aktywności - laboratoria

KODForma aktywnościGodziny
A-L-1Attendance in classes30
A-L-2Reports preparation30
60
(*) 1 punkt ECTS, odpowiada około 30 godzinom aktywności studenta

Formy aktywności - wykłady

KODForma aktywnościGodziny
A-W-1Attendance in lectures14
A-W-2Self study15
A-W-3Exam1
30
(*) 1 punkt ECTS, odpowiada około 30 godzinom aktywności studenta