Zachodniopomorski Uniwersytet Technologiczny w Szczecinie

Wydział Elektryczny - Automatyka i robotyka (S1)

Sylabus przedmiotu Programowalne układy cyfrowe:

Informacje podstawowe

Kierunek studiów Automatyka i robotyka
Forma studiów studia stacjonarne Poziom pierwszego stopnia
Tytuł zawodowy absolwenta inżynier
Obszary studiów nauk technicznych, studiów inżynierskich
Profil ogólnoakademicki
Moduł
Przedmiot Programowalne układy cyfrowe
Specjalność przedmiot wspólny
Jednostka prowadząca Katedra Inżynierii Systemów, Sygnałów i Elektroniki
Nauczyciel odpowiedzialny Witold Mickiewicz <Witold.Mickiewicz@zut.edu.pl>
Inni nauczyciele
ECTS (planowane) 4,0 ECTS (formy) 4,0
Forma zaliczenia zaliczenie Język polski
Blok obieralny 1 Grupa obieralna 2

Formy dydaktyczne

Forma dydaktycznaKODSemestrGodzinyECTSWagaZaliczenie
wykładyW5 30 2,00,62zaliczenie
laboratoriaL5 30 2,00,38zaliczenie

Wymagania wstępne

KODWymaganie wstępne
W-1Podstawowa wiedza z teorii układów logicznych
W-2Podstawowa wiedza z zakresu techniki cyfrowej

Cele przedmiotu

KODCel modułu/przedmiotu
C-1Zapoznanie studentów z budową wewnętrzną programowalnych urządzeń logicznych
C-2Zapoznanie studentów z metodami projektowania systemów cyfrowych w oparciu o technologię PLD
C-3Ukształtowanie umiejętności projektowania układów cyfrowych w oparciu o technologię programowalnych urządzeń logicznych
C-4Ukształtowanie umiejętności stosowania języka VHDL do implementacji systemów cyfrowych w układach PLD

Treści programowe z podziałem na formy zajęć

KODTreść programowaGodziny
laboratoria
T-L-1Omówienie stanowiska dydaktycznego i zapoznanie z narzędziami projektowymi2
T-L-2Implementacja PLD układów kombinacyjnych4
T-L-3Implementacja PLD układów rejestrowych – przerzutniki synchroniczne i rejestry przesuwne, liczniki4
T-L-4Implementacja PLD automatów o skończonej liczbie stanów4
T-L-5Obsługa PLD układów klawiaturowych. Eliminacja drgań styków.2
T-L-6Implementacja PLD systemów złożonych - układ odmierzania czasu z wyświetlaniem stanu6
T-L-7Implementacja PLD systemów złożonych - generowanie obrazu w standardzie VGA na monitorze komputerowym6
T-L-8Zaliczenie zajęć2
30
wykłady
T-W-1Teoria cyfrowych systemów funkcjonalnie pełnych i jej związek z konstrukcją wewnętrzną układów PLD2
T-W-2Układy kombinacyjne i sekwencyjne - wymagania dotyczące zasobów w układach programowalnych2
T-W-3Przegląd technologii, rodzajów i architektur cyfrowych układów programowalnych4
T-W-4Konfiguracja układów PLD i FPGA - języki opisu sprzętu, standard JTAG4
T-W-5Język VHDL - kurs podstawowy12
T-W-6Automaty o skończonej liczbie stanów w języku VHDL2
T-W-7Zegar systemowy - dystrybucja, zarządzanie, jakość sygnału zegarowego2
T-W-8Systemy sprzętowo-programowe System On Chip2
30

Obciążenie pracą studenta - formy aktywności

KODForma aktywnościGodziny
laboratoria
A-L-1Uczestnictwo w zajęciach laboratoryjnych30
A-L-2Przygotowanie do zajęć laboratoryjnych12
A-L-3Przygotowanie sprawozdań z ćwiczeń laboratoryjnych12
A-L-4Przygotowanie i powtórzenie materiału do zaliczeń6
60
wykłady
A-W-1Uczestnictwo w zajęciach30
A-W-2Studia literaturowe treści zaleconych przez wykładowcę25
A-W-3Zaliczenie pisemne wykładu1
A-W-4Konsultacje z wykładowcą4
60

Metody nauczania / narzędzia dydaktyczne

KODMetoda nauczania / narzędzie dydaktyczne
M-1Wykład informacyjny
M-2Wykład problemowy
M-3Ćwiczenia laboratoryjne

Sposoby oceny

KODSposób oceny
S-1Ocena formująca: Sprawdziany wstępne przed ćwiczeniami laboratoryjnymi
S-2Ocena podsumowująca: Pisemne zaliczenie wykładu w postaci testu wyboru
S-3Ocena podsumowująca: Ocena sprawozdań z przeprowadzonych ćwiczeń laboratoryjnych

Zamierzone efekty kształcenia - wiedza

Zamierzone efekty kształceniaOdniesienie do efektów kształcenia dla kierunku studiówOdniesienie do efektów zdefiniowanych dla obszaru kształceniaOdniesienie do efektów kształcenia prowadzących do uzyskania tytułu zawodowego inżynieraCel przedmiotuTreści programoweMetody nauczaniaSposób oceny
AR_1A_O1.ET.2_W01
Student zna strukturę wewnatrzną współczesnych programowalnych układów CPLD i FPGA, rozumie zasady ich programowania oraz zna zasady projektowania urządzeń elektronicznych z ich wykorzystaniem.
AR_1A_W25T1A_W02C-1, C-2T-W-7, T-W-3, T-W-8, T-W-5, T-W-2, T-L-1, T-W-6, T-W-4, T-W-1M-2, M-1S-2, S-1, S-3

Zamierzone efekty kształcenia - umiejętności

Zamierzone efekty kształceniaOdniesienie do efektów kształcenia dla kierunku studiówOdniesienie do efektów zdefiniowanych dla obszaru kształceniaOdniesienie do efektów kształcenia prowadzących do uzyskania tytułu zawodowego inżynieraCel przedmiotuTreści programoweMetody nauczaniaSposób oceny
AR_1A_O1.ET.2_U01
Student potrafi zaprojektować prosty układ cyfrowy z wykorzystaniem technologii PLD, zaimplementować go w języku VHDL z wykorzystaniem podstawowych cech języka oraz zasymulować jego działanie.
AR_1A_U26T1A_U09, T1A_U10InzA_U02, InzA_U03C-3, C-4T-L-5, T-L-6, T-L-3, T-L-2, T-L-7, T-L-4, T-L-8M-1, M-3, M-2S-1, S-3

Kryterium oceny - wiedza

Efekt kształceniaOcenaKryterium oceny
AR_1A_O1.ET.2_W01
Student zna strukturę wewnatrzną współczesnych programowalnych układów CPLD i FPGA, rozumie zasady ich programowania oraz zna zasady projektowania urządzeń elektronicznych z ich wykorzystaniem.
2,0
3,0Student zna strukturę wewnętrzną współczesnych programowalnych układów CPLD i FPGA, rozumie zasady ich programowania oraz zna zasady projektowania urządzeń elektronicznych z ich wykorzystaniem.
3,5
4,0
4,5
5,0

Kryterium oceny - umiejętności

Efekt kształceniaOcenaKryterium oceny
AR_1A_O1.ET.2_U01
Student potrafi zaprojektować prosty układ cyfrowy z wykorzystaniem technologii PLD, zaimplementować go w języku VHDL z wykorzystaniem podstawowych cech języka oraz zasymulować jego działanie.
2,0
3,0Student potrafi zaprojektować prosty układ cyfrowy z wykorzystaniem technologii PLD, zaimplementować go w języku VHDL z wykorzystaniem podstawowych cech języka oraz zasymulować jego działanie.
3,5
4,0
4,5
5,0

Literatura podstawowa

  1. K.Penkala, red., Specjalizowane Programowalne Układy Scalone, Wyd. P9olitechni Szczecińskiej, Szczecin, 2001
  2. Mark Zwoliński, Projektowanie układów cyfrowych z wykorzystaniem języka VHDL, WKiŁ, Warszawa, 2007

Literatura dodatkowa

  1. J.Kalisz, Język VHDL w praktyce, WKiŁ, Warszawa, 2004

Treści programowe - laboratoria

KODTreść programowaGodziny
T-L-1Omówienie stanowiska dydaktycznego i zapoznanie z narzędziami projektowymi2
T-L-2Implementacja PLD układów kombinacyjnych4
T-L-3Implementacja PLD układów rejestrowych – przerzutniki synchroniczne i rejestry przesuwne, liczniki4
T-L-4Implementacja PLD automatów o skończonej liczbie stanów4
T-L-5Obsługa PLD układów klawiaturowych. Eliminacja drgań styków.2
T-L-6Implementacja PLD systemów złożonych - układ odmierzania czasu z wyświetlaniem stanu6
T-L-7Implementacja PLD systemów złożonych - generowanie obrazu w standardzie VGA na monitorze komputerowym6
T-L-8Zaliczenie zajęć2
30

Treści programowe - wykłady

KODTreść programowaGodziny
T-W-1Teoria cyfrowych systemów funkcjonalnie pełnych i jej związek z konstrukcją wewnętrzną układów PLD2
T-W-2Układy kombinacyjne i sekwencyjne - wymagania dotyczące zasobów w układach programowalnych2
T-W-3Przegląd technologii, rodzajów i architektur cyfrowych układów programowalnych4
T-W-4Konfiguracja układów PLD i FPGA - języki opisu sprzętu, standard JTAG4
T-W-5Język VHDL - kurs podstawowy12
T-W-6Automaty o skończonej liczbie stanów w języku VHDL2
T-W-7Zegar systemowy - dystrybucja, zarządzanie, jakość sygnału zegarowego2
T-W-8Systemy sprzętowo-programowe System On Chip2
30

Formy aktywności - laboratoria

KODForma aktywnościGodziny
A-L-1Uczestnictwo w zajęciach laboratoryjnych30
A-L-2Przygotowanie do zajęć laboratoryjnych12
A-L-3Przygotowanie sprawozdań z ćwiczeń laboratoryjnych12
A-L-4Przygotowanie i powtórzenie materiału do zaliczeń6
60
(*) 1 punkt ECTS, odpowiada około 30 godzinom aktywności studenta

Formy aktywności - wykłady

KODForma aktywnościGodziny
A-W-1Uczestnictwo w zajęciach30
A-W-2Studia literaturowe treści zaleconych przez wykładowcę25
A-W-3Zaliczenie pisemne wykładu1
A-W-4Konsultacje z wykładowcą4
60
(*) 1 punkt ECTS, odpowiada około 30 godzinom aktywności studenta
PoleKODZnaczenie kodu
Zamierzone efekty kształceniaAR_1A_O1.ET.2_W01Student zna strukturę wewnatrzną współczesnych programowalnych układów CPLD i FPGA, rozumie zasady ich programowania oraz zna zasady projektowania urządzeń elektronicznych z ich wykorzystaniem.
Odniesienie do efektów kształcenia dla kierunku studiówAR_1A_W25Ma podstawową wiedzę związaną z wybranymi zagadnieniami kierunków studiów powiązanych z kierunkiem Automatyka i Robotyka.
Odniesienie do efektów zdefiniowanych dla obszaru kształceniaT1A_W02ma podstawową wiedzę w zakresie kierunków studiów powiązanych ze studiowanym kierunkiem studiów
Cel przedmiotuC-1Zapoznanie studentów z budową wewnętrzną programowalnych urządzeń logicznych
C-2Zapoznanie studentów z metodami projektowania systemów cyfrowych w oparciu o technologię PLD
Treści programoweT-W-7Zegar systemowy - dystrybucja, zarządzanie, jakość sygnału zegarowego
T-W-3Przegląd technologii, rodzajów i architektur cyfrowych układów programowalnych
T-W-8Systemy sprzętowo-programowe System On Chip
T-W-5Język VHDL - kurs podstawowy
T-W-2Układy kombinacyjne i sekwencyjne - wymagania dotyczące zasobów w układach programowalnych
T-L-1Omówienie stanowiska dydaktycznego i zapoznanie z narzędziami projektowymi
T-W-6Automaty o skończonej liczbie stanów w języku VHDL
T-W-4Konfiguracja układów PLD i FPGA - języki opisu sprzętu, standard JTAG
T-W-1Teoria cyfrowych systemów funkcjonalnie pełnych i jej związek z konstrukcją wewnętrzną układów PLD
Metody nauczaniaM-2Wykład problemowy
M-1Wykład informacyjny
Sposób ocenyS-2Ocena podsumowująca: Pisemne zaliczenie wykładu w postaci testu wyboru
S-1Ocena formująca: Sprawdziany wstępne przed ćwiczeniami laboratoryjnymi
S-3Ocena podsumowująca: Ocena sprawozdań z przeprowadzonych ćwiczeń laboratoryjnych
Kryteria ocenyOcenaKryterium oceny
2,0
3,0Student zna strukturę wewnętrzną współczesnych programowalnych układów CPLD i FPGA, rozumie zasady ich programowania oraz zna zasady projektowania urządzeń elektronicznych z ich wykorzystaniem.
3,5
4,0
4,5
5,0
PoleKODZnaczenie kodu
Zamierzone efekty kształceniaAR_1A_O1.ET.2_U01Student potrafi zaprojektować prosty układ cyfrowy z wykorzystaniem technologii PLD, zaimplementować go w języku VHDL z wykorzystaniem podstawowych cech języka oraz zasymulować jego działanie.
Odniesienie do efektów kształcenia dla kierunku studiówAR_1A_U26Ma umiejętności pozwalające na realizację wybranych zadań z kierunków studiów powiązanych z kierunkiem automatyka i robotyka
Odniesienie do efektów zdefiniowanych dla obszaru kształceniaT1A_U09potrafi wykorzystać do formułowania i rozwiązywania zadań inżynierskich metody analityczne, symulacyjne oraz eksperymentalne
T1A_U10potrafi - przy formułowaniu i rozwiązywaniu zadań inżynierskich - dostrzegać ich aspekty systemowe i pozatechniczne
Odniesienie do efektów kształcenia prowadzących do uzyskania tytułu zawodowego inżynieraInzA_U02potrafi wykorzystać do formułowania i rozwiązywania zadań inżynierskich metody analityczne, symulacyjne oraz eksperymentalne
InzA_U03potrafi - przy formułowaniu i rozwiązywaniu zadań inżynierskich - dostrzegać ich aspekty systemowe i pozatechniczne
Cel przedmiotuC-3Ukształtowanie umiejętności projektowania układów cyfrowych w oparciu o technologię programowalnych urządzeń logicznych
C-4Ukształtowanie umiejętności stosowania języka VHDL do implementacji systemów cyfrowych w układach PLD
Treści programoweT-L-5Obsługa PLD układów klawiaturowych. Eliminacja drgań styków.
T-L-6Implementacja PLD systemów złożonych - układ odmierzania czasu z wyświetlaniem stanu
T-L-3Implementacja PLD układów rejestrowych – przerzutniki synchroniczne i rejestry przesuwne, liczniki
T-L-2Implementacja PLD układów kombinacyjnych
T-L-7Implementacja PLD systemów złożonych - generowanie obrazu w standardzie VGA na monitorze komputerowym
T-L-4Implementacja PLD automatów o skończonej liczbie stanów
T-L-8Zaliczenie zajęć
Metody nauczaniaM-1Wykład informacyjny
M-3Ćwiczenia laboratoryjne
M-2Wykład problemowy
Sposób ocenyS-1Ocena formująca: Sprawdziany wstępne przed ćwiczeniami laboratoryjnymi
S-3Ocena podsumowująca: Ocena sprawozdań z przeprowadzonych ćwiczeń laboratoryjnych
Kryteria ocenyOcenaKryterium oceny
2,0
3,0Student potrafi zaprojektować prosty układ cyfrowy z wykorzystaniem technologii PLD, zaimplementować go w języku VHDL z wykorzystaniem podstawowych cech języka oraz zasymulować jego działanie.
3,5
4,0
4,5
5,0